ycliper

Популярное

Музыка Кино и Анимация Автомобили Животные Спорт Путешествия Игры Юмор

Интересные видео

2025 Сериалы Трейлеры Новости Как сделать Видеоуроки Diy своими руками

Топ запросов

смотреть а4 schoolboy runaway турецкий сериал смотреть мультфильмы эдисон
Скачать

Chips Alliance Project - Zvonimir Z Bandić - ORConf 2019

Автор: FOSSi Foundation

Загружено: 2019-10-12

Просмотров: 96

Описание: We have recently launched the CHIPS Alliance project: CHIPS (Common Hardware for Interfaces, Processors and Systems) Alliance harnesses the energy of open source collaboration to accelerate hardware development. The organization was created to host and curate high-quality, open source hardware design relevant to the design of silicon devices. By creating a neutral and collaborative environment, CHIPS Alliance intends to share resources to lower the cost of development and accelerate the creation of more efficient and innovative chip designs – covering the span from small IoT devices to large datacenter silicon solutions.

As an independent entity, companies and individuals can work together and contribute resources to help make open source chips, complex IP blocks and system-on-a-chip (SoC) design more accessible to the market.

We will describe some of our initial projects, focused on RISC-V cores, design and design verification tools and analog IPs, as well as structure of workgroups and existing meetings in CHIPS alliance.


Presenter: Zvonimir Z Bandic
Zvonimir Z. Bandić is the Research Staff Member and Senior Director of Next Generation Platform Technologies Department in a Western Digital Corporation in San Jose, California. He received his BS in electrical engineering in 1994 from the University of Belgrade, Yugoslavia, and his MS (1995) and PhD (1999) in applied physics from Caltech, Pasadena, in the field of novel electronic devices based on wide bandgap semiconductors. He is currently focusing on emerging Non-Volatile Memories (PCM, ReRAM, MRAM) applications for data center distributed computing, including RISC-V based CPU technologies , in-memory compute, RDMA networking, and machine learning hardware acceleration. He has been awarded over 50 patents in the fields of solid state electronics, solid state disk controller technology, security architecture and storage systems and has published over 50 peer-reviewed papers. Zvonimir is Chair of CHIPS Alliance, Chair of OpenCAPI org, and Board of Directors member of RISC-V standards organization.

Talk recorded at ORConf 2019, the Open Source Digital Design conference, held in Bordeaux, France and organized by the FOSSi Foundation.

Не удается загрузить Youtube-плеер. Проверьте блокировку Youtube в вашей сети.
Повторяем попытку...
Chips Alliance Project - Zvonimir Z Bandić - ORConf 2019

Поделиться в:

Доступные форматы для скачивания:

Скачать видео

  • Информация по загрузке:

Скачать аудио

Похожие видео

Open Hardware Licensing - Andrew Katz, Javier Serrano - ORConf 2019

Open Hardware Licensing - Andrew Katz, Javier Serrano - ORConf 2019

Что такое генеративный ИИ и как он работает? – Лекции Тьюринга с Миреллой Лапатой

Что такое генеративный ИИ и как он работает? – Лекции Тьюринга с Миреллой Лапатой

GDSFactory: Open-Source EDA for Accelerating Photonics, Quantum, MEMS, RF Chip Design (J. Matres)

GDSFactory: Open-Source EDA for Accelerating Photonics, Quantum, MEMS, RF Chip Design (J. Matres)

Как Сделать Настольный ЭЛЕКТРОЭРОЗИОННЫЙ Станок?

Как Сделать Настольный ЭЛЕКТРОЭРОЗИОННЫЙ Станок?

Open source chip design: for fun and for profit (Andreas Olofsson)

Open source chip design: for fun and for profit (Andreas Olofsson)

4 Hours Chopin for Studying, Concentration & Relaxation

4 Hours Chopin for Studying, Concentration & Relaxation

КАК УСТРОЕН TCP/IP?

КАК УСТРОЕН TCP/IP?

Лучший документальный фильм про создание ИИ

Лучший документальный фильм про создание ИИ

Срочное обращение военных / Москве поставлены условия

Срочное обращение военных / Москве поставлены условия

Rymanowski, Świdziński: Polski program jądrowy

Rymanowski, Świdziński: Polski program jądrowy

Градиентный спуск, как обучаются нейросети | Глава 2, Глубинное обучение

Градиентный спуск, как обучаются нейросети | Глава 2, Глубинное обучение

Руководство по ESP32 2024 | Выбор и использование платы ESP32

Руководство по ESP32 2024 | Выбор и использование платы ESP32

Понимание GD&T

Понимание GD&T

„Nowrocky”, Trybunał i prywatne państwo. Jak władza robi z Polski folwark

„Nowrocky”, Trybunał i prywatne państwo. Jak władza robi z Polski folwark

Где начало СХЕМЫ? Понимаем, читаем, изучаем схемы. Понятное объяснение!

Где начало СХЕМЫ? Понимаем, читаем, изучаем схемы. Понятное объяснение!

Введение в локальные сети — основы сетевых технологий

Введение в локальные сети — основы сетевых технологий

Для Чего РЕАЛЬНО Нужен был ГОРБ Boeing 747?

Для Чего РЕАЛЬНО Нужен был ГОРБ Boeing 747?

Инженерные решения, управляющие цифровым миром 🛠️⚙️💻 Как работают процессоры?

Инженерные решения, управляющие цифровым миром 🛠️⚙️💻 Как работают процессоры?

Музыка для работы за компьютером | Фоновая музыка для концентрации и продуктивности

Музыка для работы за компьютером | Фоновая музыка для концентрации и продуктивности

The $200M Machine that Prints Microchips:  The EUV Photolithography System

The $200M Machine that Prints Microchips: The EUV Photolithography System

© 2025 ycliper. Все права защищены.



  • Контакты
  • О нас
  • Политика конфиденциальности



Контакты для правообладателей: [email protected]